Estudi i implementació de sistemes de comunicació sèrie utilitzant dispositius lògics programables: la placa DE0-Nano i el llenguatge Verilog
dc.contributor
dc.contributor.author
dc.contributor.other
dc.date.accessioned
2023-01-24T10:36:41Z
dc.date.available
2023-01-24T10:36:41Z
dc.date.issued
2017-09-01
dc.identifier.uri
dc.description.abstract
L’objecte d’aquest document és sintetitzar i enumerar els aspectes més importants del
projecte de l’estudi i implementació de sistemes de comunicació sèrie, per tal de reflectir una
visió general sense entrar en detalls de cadascuna de les parts que forma el projecte.
El laboratori de microprocessadors de l’Escola Politècnica Superior de la Universitat de Girona
disposa de la placa DE0-Nano d’Altera per desenvolupar aplicacions dins el camp de
l’electrònica digital.
En aquest projecte s’analitza una part del funcionament d’aquesta placa. Per fer-ho s’utilitzen
tres programes que corresponen a un tipus de comunicació en sèrie, presents entre diferents
components de la placa. Com que els programes estan escrits amb el llenguatge Verilog es
realitza una introducció a aquest llenguatge. Es pretén que tot l’estudi realitzat pugi significar
el punt de partida en aplicacions futures de la placa
The purpose of this document is to summarize and list the most important aspects of the
project of the study and implementation of serial communication systems, in order to reflect a
overview without going into details of each of the parts that make up the project.
The microprocessor laboratory of the Escola Politècnica Superior of the University of Girona
has Altera's DE0-Nano board to develop applications in the field of
digital electronics.
In this project, part of the operation of this board is analyzed. To do this they are used
three programs that correspond to a type of serial communication, present among different ones
board components. Because the programs are written in the Verilog language
makes an introduction to this language. It is intended that all the study carried out can mean
the starting point in future applications of the plate
dc.format.mimetype
application/pdf
dc.language.iso
cat
dc.relation.ispartofseries
Enginyeria Electrònica Industrial i Automàtica (TFG)
dc.rights
Attribution-NonCommercial-NoDerivatives 4.0 International
dc.rights.uri
dc.subject
dc.title
Estudi i implementació de sistemes de comunicació sèrie utilitzant dispositius lògics programables: la placa DE0-Nano i el llenguatge Verilog
dc.type
info:eu-repo/semantics/bachelorThesis
dc.rights.accessRights
info:eu-repo/semantics/openAccess
dc.audience.educationlevel
Estudis de grau